Automotice Microsite

Altera Quartus II Software v13.0 permet de concevoir des FPGA la plus rapidement au monde

7th May 2013
ES Admin
0
Altera Corporation a annoncé aujourd’hui la sortie de Quartus II software version 13.0, qui fournit les plus hauts niveaux de performances et de productivité pour les concepteurs pour les FPGA et SoC, Les utilisateurs s’orientant vers les FPGA et SoC en 28nm connaitront une réduction de 25% des temps moyens de compilation. Les designs les plus complexes ciblant les FPGA haut-de-gamme Stratix 28nm verront les temps de compilation réduits de 50% en moyenne, par comparaison à la précédente version du logiciel. Quartus II software v13.0 permet aux designs visant les FPGA Stratix d’atteindre les Fmax les plus élevées de tous les FPGA de l’industrie, avec un avantage de deux speed grades sur les concurrents les plus proches.
La nouvelle édition apporte également des améliorations à la suite de développement haut-niveau orientée C, Système / IP et flots de conception par modélisation :

• SDK pour OpenCL ouvre le monde aux programmeurs de logiciels sans expérience des FPGA avec des accélérateurs massivement parallèles sur FPGA. Le modèle de programmation parallèle OpenCL propose l’implémentation « code-vers-matériel » la plus rapide. Les programmeurs de logiciels s’orientant vers les FPGA obtiennent des performances plus élevées et des consommations plus faibles comparées aux autres architectures matérielles. Reportez-vous au communiqué de presse de ce jour pour de plus amples informations sur le SDK pour OpenCL et sur le programme carte partenaire privilégiée pour OpenCL Altera récemment annoncé.

• L’outil d’intégration système Qsys fournit un support étendu pour les SoC Cyclone® V à cœurs ARM®. A présent Qsys peut générer les interfaces de bus standards AMBA®, AHB et APB dans la structure du FPGA. En outre ces interfaces sont conforment aux exigences TrustZone® d’ARM, autorisant les clients à partitionner un système complet basé sur FPGA ou SoC entre un monde sécurisé pour les ressources critiques du système et le monde non-sécurisé, pour tout le reste.
• L’outil de conception DSP Builder permet aux architectes systèmes d’implémenter efficacement des algorithmes hautes-performances à virgule fixe et flottante dans leurs designs de DSP. Les nouvelles fonctionnalités comprennent des fonctions math.h avec une précision améliorée et le paramétrage des arrondis, des blocs FFT paramétrables pour les calculs de FFT à virgule fixe et flottante, une aptitude plus efficace au repliement et un partage amélioré des ressources.

Pour toute information complémentaire à propos des fonctionnalités offertes par Quartus II software v13.0, visitez la page web d’Altera What’s New in Quartus II Software.

Prix et disponibilité
Les éditions payantes et gratuite en ligne de Quartus II software v13.0 sont dès à présent disponibles au téléchargement. Le programme d’inscription d’Altera facilite l’accès au logiciel de conception en regroupant les coûts du produit et de maintenance en un uniquement paiement annuel d’inscription. Les abonnés reçoivent le logiciel Quartus II, le ModelSim®-Altera Starter Edition, et une licence complète pour la suite IP Base Suite, qui comprend les cœurs d’IP les plus populaires d’Altera. L’inscription logiciel annuelle est de 2995$ la licence fixe pour PC et est disponible à l’achat sur l’eStore d’Altera. Le SDK pour OpenCL d’Altera est actuellement disponible en téléchargement distinct sur le site web d’Altera. L’abonnement logiciel annuel au SDK pour OpenCL est de 995$ pour une licence fixe PC.

Product Spotlight

Upcoming Events

View all events

Further reading

A selection of Automotice Microsite articles for further reading

Read more
Newsletter
Latest global electronics news
© Copyright 2024 Electronic Specifier